【摘要】针对传统Pierce振荡器改进了振荡器的起振电路结构,采用负阻起振理论基于0.35μm CMOS工艺设计了一种单片高稳振荡器芯片。芯片主要包含起振电路、缓冲器电路、驱动电路、使能电路及分频器电路,输出频率范围为4 MHz~30 MHz可调,应用cohesion及Hspice软件完成了电路设计与仿真,使用Cadence软件进行了芯片的版图设计,LVS验证后完成了芯片的后仿真工作,仿真结果表明在设定的6种晶体参数下,电路在800μs时完成了起振且在tt、ff、ss 3种模式下输出平稳,该芯片能适用于无线收发信机中。
【关键词】
《建筑知识》 2015-05-12
《中国医疗管理科学》 2015-05-12
《中国医疗管理科学》 2015-05-12
《中国医疗管理科学》 2015-05-12
《当代体育科技》 2015-07-07
《重庆电子工程职业学院学报》 2015-07-02
《重庆高教研究》 2015-06-26
《重庆高教研究》 2015-06-26
Copyright © 2013-2016 ZJHJ Corporation,All Rights Reserved
发表评论
登录后发表评论 (已发布 0条)点亮你的头像 秀出你的观点